用與非門74LS00完成設計,用與非門74LS00完成設計 20

時間 2021-09-14 17:45:20

1樓:欽鑠漫傲雪

1.f異或門f=((a非b)非*(ab非)非)非,b非用與非門兩輸入腳直接相聯行a非

用反演定理

異或門同或門非用同或門公式非行f=(ab+(ab)非)非用反演定理掉外面非f=(ab)非*((ab)非)非74ls00ttl器件高位端加電阻應該線與(兩條輸線直接相連形與功能)3與非加線與結構

2.繁瑣簡單每數進行判斷符合該婁輸1再要求範圍數字輸接入或門

2樓:12楓的海角

得兩塊74ls00!

3樓:示泉

1.f是一個異或門。f=((a非b)非*(ab非)非)非,b非用與非門的兩個輸入腳直接相聯就行了,a非也一樣。 用反演定理。

異或門是同或門的非,你用同或門公式非一下就行了,f=(ab+(ab)非)非

用反演定理去掉最外面的非就得到,f=(ab)非*((ab)非)非

74ls00是ttl器件,在高位端加了一個電阻,應該是可以線與的(就是兩條輸出線直接相連而形成的與功能)。3個與非加一個線與結構。

2.很繁瑣,但很簡單,就是對每個數進行判斷,符合該婁輸出為1,再將要求的範圍數字輸出接入或門。

4樓:匿名使用者

太複雜了。搞不明白...

跪求使用與非門74ls00構成與門、非門、或門、異或門。

5樓:

74ls00是4個2輸入與非門整合晶片,構成與門的話,對結果取一次反就是了,也就是將輸出端在經過一次與非門。非門的話將兩個輸入並作一個用就是了,也就是將輸入訊號同時從兩個輸入端輸入,輸出端得到的就是非門訊號。或門的話是需要做一次變換,也就是a+b=(a'b')',這樣兩個輸入端分別對輸入訊號取反,得到的就是或門的結果(例如輸入是a'和b',得到的結果就是a+b)。

異或門稍微麻煩一點,也是需要做變換,例如:對a⊕b兩次取反,變換為a⊕b=a'b+ab'=((a'b+ab')')'=((a'b)'(ab')')',用其中三個2輸入與非門就可以實現異或門。具體是:

14埠接高電平,7接地,13接a',12接b,11接1;10接a,9接b',8接2;這樣埠3是輸出y,即實現了異或門的功能,希望還不算是太繞,主要是變換,明白了變換就好說了 ,希望對樓主有所幫助

6樓:陳大頭

使用方法:

1.與門對結果取一次反,也就是將輸出端在經過一次與非門。就行了。

2.非門的話將兩個輸入並作一個用就是了,也就是將輸入訊號同時從兩個輸入端輸入,輸出端得到的就是非門訊號。

與非門:

與非門是與門和非門的結合,先進行與運算,再進行非運算。與非運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。

如1和1(兩端都有訊號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。與非門的結果就是對兩個輸入訊號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與後非。

電工學裡一種基本邏輯電路,是與門和非門的疊加,有兩個輸入和一個輸出。

cmos電路中的邏輯閘有非門、與門、與非門、或非門、或門、異或門、異或非門,施密特觸發門、緩衝器、驅動器等。

與非門則是當輸入端中有1個或1個以上是低電平時,輸出為高電平;只有所有輸入是高電平時,輸出才是低電平。

與非門晶片:74ls系列:74ls00、74ls20,cmos系列:cd4011。

如何用整合與非門74ls00構成與閘電路

7樓:昌航小北

整合與非門晶片有bai4個與du非門,所以足夠用了,只需zhi要一塊7400晶片dao。具體方法如版下:

首先,你要明確你有權兩個輸入端a,b。按下列步驟進行:

1.將a和b同時送入2個不同的與非門。

2.將那兩個與非門的輸出作為第三個與非門的輸入。

輸入a=b=0,第三個與非門輸出0;

輸入a=b=1,第三個與非門輸出1;

輸入a=0,b=1,第三個與非門輸出0;

輸入a=1,b=0,第三個與非門輸出0。

這樣就利用3個與非門(1塊7400晶片)組合成了一個與門~有不明白的話你也可以看看我畫的那個圖,結合具體晶片的引腳就可以完成了~呵呵

8樓:匿名使用者

要用兩極,第一極把輸入全接進去,此時輸出與期望相反

第二極輸入只有兩個,一個是第一極輸出,一個是1,相當於將第一極再反相一次。

如何使用與非門74ls00?

9樓:陳大頭

使用方法:

1.與門對結果取一次反,也就是將輸出端在經過一次與非門。就行了。

2.非門的話將兩個輸入並作一個用就是了,也就是將輸入訊號同時從兩個輸入端輸入,輸出端得到的就是非門訊號。

與非門:

與非門是與門和非門的結合,先進行與運算,再進行非運算。與非運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。

如1和1(兩端都有訊號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。與非門的結果就是對兩個輸入訊號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與後非。

電工學裡一種基本邏輯電路,是與門和非門的疊加,有兩個輸入和一個輸出。

cmos電路中的邏輯閘有非門、與門、與非門、或非門、或門、異或門、異或非門,施密特觸發門、緩衝器、驅動器等。

與非門則是當輸入端中有1個或1個以上是低電平時,輸出為高電平;只有所有輸入是高電平時,輸出才是低電平。

與非門晶片:74ls系列:74ls00、74ls20,cmos系列:cd4011。

用74ls138設計全加器,用74ls138設計一個全加器

首先得弄清楚全加器的原理,你這裡說的應該是設計1位的全加器。全加器有3個輸入端 a,b,ci 有2個輸出端 s,co.與3 8譯碼器比較,3 8譯碼器有3個資料輸入端 a,b,c 3個使能端 8個輸出端,out 0 7 這裡可以把3 8譯碼器的3個資料輸入端當做全加器的3個輸入端,即3 8譯碼器的輸...

用74LS160怎麼設計任意進製計數器

情惑美文 74ls160是十進位制同步加法器計數器。同步由時鐘訊號的清除和設定控制。附加功能包括進製輸出端 設定端和清除端,以及輸入端和時鐘訊號埠的狀態輸出。其他埠暫時不需要。然後,根據上述埠,使用 0 反饋設定來實現反饋復位。74160的有效週期為0000 1001。因為初始狀態是0000,所以十...

1 用74LS160同步置數法設計同步7進製計數器

一 實驗內容 1 掌握整合計數器的功能測試及應用 2 用非同步清零端設計6進製計數器,顯示選用數碼管完成。3 用同步置零設計7進製計數器,顯示選用數碼管完成。二 演示電路 74ls160十進位制計數器連線圖如圖1所示。clr 非同步清零端 clk 時鐘輸入端 上公升沿有效 a d 資料輸入端 enp...