TTL與非門如果有多餘輸入端能不能接地?為什麼?TTL或非門

時間 2021-09-14 17:45:20

1樓:是皮皮拐啊

ttl與非門如果有多餘輸入端能接地,ttl與非門的多餘輸入端可以接高電平vcc。

ttl的電源工作電壓是5v,所以ttl的電平是根據電源電壓5v來定的。cmos電平,cmos的電源工作電壓是3v - 18v,cmos的電源工作電壓範圍寬,如果你的cmos的電源工作電壓是12v,那麼這個cmos的輸入輸出電平電壓要適合12v的輸入輸出要求。即cmos的電平,要看你用的電源工作電壓是多少,3v - 18v,都在cmos的電源工作電壓範圍內,具體數值,看你加在cmos晶片上的電源工作電壓是多少。

ttl優點

ttl電平訊號對於計算機處理器控制的裝置內部的資料傳輸是很理想的,首先計算機處理器控制的裝置內部的資料傳輸對於電源的要求不高以及熱損耗也較低,另外ttl電平訊號直接與積體電路連線而不需要**昂貴的線路驅動器以及接收器電路;再者,計算機處理器控制的裝置內部的資料傳輸是在高速下進行的,而ttl介面的操作恰能滿足這個要求。

ttl型通訊大多數情況下,是採用並行資料傳輸方式,而並行資料傳輸對於超過10英尺的距離就不適合了。這是由於可靠性和成本兩面的原因。因為在並行介面中存在著偏相和不對稱的問題,這些問題對可靠性均有影響。

2樓:

ttl與非門如果有多餘輸入端能接地,接地後就是接0,這樣,就使得與運算後,輸入為0了。

ttl與非門多餘輸入端可以懸空,懸空相當於接1,但在實際執行電路中,這樣電路抗干擾不強。所以,ttl與非門多餘輸入端一般都接vcc。

ttl 或非門有多餘輸入端能不能接vcc或懸空,為什麼?

3樓:匿名使用者

或非門有多餘輸入端應該接低電平,如果接高電平或非門的輸出就恆為0了。

4樓:

ttl 或非門有多餘輸入端能接vcc或懸空,ttl 或非門有多餘輸入接vcc或懸空是接1,這樣輸入運算後就是1了,輸出就變為0了。

ttl門和cmos門懸空引腳如何處理?

5樓:哇哎西西

ttl門的輸入引腳可以懸空

,懸空狀態的輸入相當於高電平輸入。cmos輸入引腳不能懸空,內應接高電平或0。

ttl和coms電路比較容:

1、ttl電路是電流控制器件,而coms電路是電壓控制器件。

2、ttl電路的速度快,傳輸延遲時間短(5-10ns),但是功耗大。

3、coms電路的速度慢,傳輸延遲時間長(25-50ns),但功耗低。

4、coms電路的供電電壓高於ttl電路,也就是可以工作在較寬的電壓範圍之內。

6樓:匿名使用者

ttl閘電路一般bai由晶體三極體電路構du成。對於ttl電路多

zhi餘輸入端dao的處理,應採用以下方法回

:ttl與門和與非門電答路:

將多餘輸入端接高電平,即通過限流電阻與電源相連線;

根據ttl閘電路的輸入特性可知,當外接電阻為大電阻時,其輸入電壓為高電平,這樣可以把多餘的輸入端懸空,此時輸入端相當於外接高電平;

通過大電阻(大於1kω)到地,這也相當於輸入端外接高電平;

當ttl閘電路的工作速度不高,訊號源驅動能力較強,多餘輸入端也可與使用的輸入端並聯使用。

ttl或門、或非門:

接低電平;

接地;由ttl輸入端的輸入伏安特性可知,當輸入端接小於ikω的電阻時輸入端的電壓很小,相當於接低電平,所以可以通過接小於ikω(500ω)的電阻到地。

cmos 閘電路一般是由mos管構成,在使用cmos閘電路時輸入端特別注意不能懸空

與門和與非閘電路:多餘輸入端應採用高電平,即可通過限流電阻(500ω)接電源。

或門、或非閘電路:多餘輸入端的處理方法應是將多餘輸入端接低電平,即通過限流電阻(500ω)接地。

7樓:匿名使用者

ttl門的輸入引腳可以懸空,懸空輸入是高電平.cmos輸入不用的引腳應接高電平或0.兩種電路的沒用的輸出,懸空.

如果把ttl與非門、 或非門改為實現非門的功能,多餘輸入端如何處理?

8樓:手機使用者

與非改非,可以一端通過大電阻接地,相當於接高電平1,或者懸空,或者兩個輸入端相接…………

為什麼ttl閘電路的輸入端懸空時相當於邏輯1

9樓:維維豆奶

因為懸空時可以看作是輸入端接一個無窮大的電阻,當輸入電

阻大於ikω時,輸入電平就變為閾值電壓uth即為高電平,所以相當於邏輯1。數位電路中,把電壓的高低用邏輯電平來表示。

邏輯電平包括高電平和低電平這兩種。在ttl閘電路中,把大於3.5伏的電壓規定為邏輯高電平,用數字1表示;把電壓小於0.3伏的電壓規定為邏輯低電平,用數字0表示。

10樓:匿名使用者

因為懸空時相當於為高阻抗,電壓不為零,此時故為1;接地時相當於沒有阻抗,此端電壓與地電位相同、為零,此時故為0。

ttl門的輸入是從射極輸入,如果懸空,輸入端的那個三極體是截止的,這和輸入高電平(即1)的情況是一樣的,也就相當於輸入1。

在數字邏輯電路中,低電平表示0,高電平表示1。一般規定低電平為0~0.25v,高電平為3.5~5v。

如在移動裝置中電池的電壓會隨使用時間的的推移而降低,如果規定高電平最低為3.5v的話可能裝置的使用時間會大大降低,此時規定的高電平電壓會低一點,最低會有1.7v左右。

擴充套件資料

數位電路中,把電壓的高低用邏輯電平來表示。邏輯電平包括高電平和低電平這兩種。不同的元器件形成的數位電路,電壓對應的邏輯電平也不同。

在ttl閘電路中,把大於3.5伏的電壓規定為邏輯高電平,用數字1表示;把電壓小於0.3伏的電壓規定為邏輯低電平,用數字0表示。

數字電平從低電平(數字“0”)變為高電平(數字“1”)的那一瞬間(時刻)叫作上升沿;數字電平從高電平(數字“1”)變為低電平(數字“0”)的那一瞬間叫作下降沿。

11樓:匿名使用者

再給你一個圖看一下,你就明白了。

因為ttl門的輸入是從射極輸入,如果懸空,輸入端的那個三極體是截止的,這和輸入高電平(即1)的情況是一樣的,也就相當於輸入1。你看一下ttl反相器的內部電路就知道了。

如圖,這是ttl反相器的內部結構,你可以看到輸入端確實是射極輸入的,建議你看一下數電中關於閘電路章節的知識

12樓:匿名使用者

這種很容易理解的,懸空為1、接地為0。懸空時相當於為高阻抗,電壓不為零,此時故為1,接地時相當於沒有阻抗,此端電壓與地電位相同、為零,此時故為0

ttl與非門輸入端懸空相當於輸入什麼電平 為什麼

小洛答疑 在實際電路中,與非門和空閒與非門的輸入引腳應連線到高電平 即通過電阻連線到電源的正電壓 進入數字閘電路章節。首先,ttl與非門的兩個輸入端是乙個帶有兩個發射器的三極體,並且懸浮端子a的電平被另乙個輸入端子b鉗制,因為它們具有相同的基極c,電壓為b 0 7,a c 0 7 b y ab bb...

如果有來生,想做窮人還是富人,如果有來生,我不想投胎到窮人家,我真的受夠了窮人的生活,為了家裡,我不得不掙錢給家裡自己沒有自由,

李文林李倩 肯定是富人,誰願意受苦受難。不管今生來世,都希望自己富裕 青春流水 當然大多數都想做富人,但是我認為。做人要做一個踏踏實實努力上進,做一個對社會有貢獻的人。 一般來說,都會選擇做富人吧。畢竟現實生活中,貧窮的人要多一些。我們總會對於沒有得到的生活或者目標,總會有幻想得到的可能。我想,讓富...

如果有下輩子你想當男人還是女人,如果有下輩子讓你選擇,你想當男人還是女人,為什麼?

思思導演 如果有下輩子,你願意做女人還是男人呢?說說你的想法! 如果可以選擇,那麼我就當男人。並不是我認為男人有多好或不好,但是至少可以感受一下另一種性別。不過也未必會記得這一生的事情,下輩子的事情笑談而過,誰又知道呢。 做男人有男人的難處,做女人有女人的煩惱,更何況這些由不得自己選擇,如果可以選擇...