僅當全部輸入均為0時,輸出才為0,否則輸出為1,這種邏輯關係稱為什麼邏輯

時間 2022-06-24 12:55:03

1樓:我來跟你談談情

1、邏輯運算子包含邏輯與、或、異或、非等邏輯運算子。

對於邏輯或,如果乙個運算元或多個運算元為 true,則邏輯或運算子返回布林值 true;只有全部運算元為false,結果才是 false。

如果任一運算元或兩個運算元為true,則邏輯「或」運算子 (||) 返回布林值true;否則返回false。運算元在計算之前隱式轉換為型別bool,結果的型別為bool。兩個運算元可以是變數、常量和表示式。

邏輯「或」具有從左向右的關聯性。

2、or運算子是||的等效文字。

邏輯「或」運算子的運算元不需要是同一型別,但是它們必須是整型或指標型別。運算元通常為關係或相等表示式。第乙個運算元將完全計算,並且在繼續計算邏輯「或」表示式之前將完成所有***。

僅當第乙個運算元的計算結果為 false (0) 時計算第二個運算元。在邏輯「或」表示式為 true 時,這將消除對第二個運算元的不必要的計算。

在決定一事物的若干條件中,只要有乙個條件能滿足時,結果就會出現;只有當所有條件都不滿足是,結果才不出現,這種因果關係就稱為「邏輯或」。

擴充套件資料

邏輯表示式求值運算

c語言中進行邏輯表示式求值運算,不但要注意邏輯運算子本身的運算規則,而且還必須要遵循下面的兩條原則:

1、對邏輯表示式從左到右進行求解。

2、短路原則:在邏輯表示式的求解過程中,任何時候只要邏輯表示式的值已經可以確定,則求解過程不再進行,求解結束。

具體理解邏輯表示式運算規則時,可以採用這樣的步驟:

①找到表示式中優先順序最低的邏輯運算子,以這些運算子為準將整個邏輯表示式分為幾個計算部分。

②從最左邊乙個計算部分開始,按照算術運算、關係運算和邏輯運算的規則計算該部分的值。每計算完乙個部分就與該部分右邊緊靠著的邏輯運算子根據真值表進行邏輯值判斷。

③如果已經能夠判斷出整個邏輯表示式的值則停止其後的所有計算;只有當整個邏輯表示式的值還不能確定的情況下才進行下乙個計算部分的計算。

2樓:小徐呀

稱為邏輯或(or)。

對於邏輯或,如果乙個運算元或多個運算元為1,則邏輯或運算子返回布林值1;只有全部運算元為0,結果才是0。

擴充套件資料

理解邏輯表示式運算規則時,可以採用這樣的步驟:

1、找到表示式中優先順序最低的邏輯運算子,以這些運算子為準將整個邏輯表示式分為幾個計算部分。

2、從最左邊乙個計算部分開始,按照算術運算、關係運算和邏輯運算的規則計算該部分的值。每計算完乙個部分就與該部分右邊緊靠著的邏輯運算子根據真值表進行邏輯值判斷。

3、如果已經能夠判斷出整個邏輯表示式的值則停止其後的所有計算;只有當整個邏輯表示式的值還不能確定的情況下才進行下乙個計算部分的計算。

3樓:匿名使用者

or 或者。

0在計算機中為假, 非0為真。

a or b or c or d …… 中,只要有乙個為真,結果即為真。

所以,必須全為0,輸出才為0

4樓:__漁夫

邏輯或全0為0,有1為1

5樓:

邏輯與 and && 關係!

在基本邏輯電路中,何種邏輯門當所有輸入均為0時,輸出是1(  )a.「與」閘電路b.「或」閘電路c.「

6樓:匿名使用者

a、「與」閘電路中,邏輯門當所

有輸入均為0時,其輸出端一定是0.故a錯誤;

b、「或專」閘電路中,屬邏輯門當所有輸入均為0時,其輸出端一定是0.故b錯誤;

c、「非」閘電路中,邏輯門當所有輸入均為0時,其輸出端一定是1.故c正確;

d、由c的分析可知,d錯誤.

故選:c

7樓:北京萬通汽車學校

答案c。與門輸入全是1輸出1。或門輸入有1輸出1。非門輸入0輸出1。

在基本邏輯電路中,某種邏輯門當所有輸入均為0時,輸出不是1,則該電路可能是(  ) a.與閘電路 b

8樓:挫折

a、與門的特點:事件的幾個條件都滿足,該事件才能發生.所以輸入端均為「0」,則輸出端為「0」.故a正確.

b、或門的特點:只要乙個條件得到滿足,事件就會發生.所以輸入端均為「0」,則輸出端為「0」.故b正確.

c、非門的特點:輸出狀態和輸入狀態相反.輸入端為「0」,則輸出端為「1」.故c錯誤.

故選ab.

或非邏輯關係只有在所有輸入變數同時為()時,輸出才為1。與非邏輯關係只有在所有輸入變數同時為()時

9樓:小夢想勇敢闖

與門——有0出0 全1出1或門——有1出1 全0出0非門——相反與非門——有0出1 全1出0或非門——有1出0 全0出1與或非門——看輸入情況,先與,後或再非同或門——相同出1異或門——相異出1 拓展資料:與門是實現邏輯「乘」運算的電路,有兩個以上輸入端,乙個輸出端(一般電路都只有乙個輸出端,ecl電路則有二個輸出端)。只有當所有輸入端都是高電平(邏輯「1」)時,該電路輸出才是高電平(邏輯「1」),否則輸出為低電平(邏輯「0」)。

其二輸入與門的數學邏輯表示式:y = ab 與門真值表:有0出0,全1出1 與非門真值表:

有0出1,全1出0 用以實現基本邏輯運算和復合邏輯運算的單元電路稱為閘電路。常用的閘電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。

或門,非門,與非門的邏輯功能是(   ???   )

10樓:凝住今日怎樣

或門是實現邏輯加的電路,又稱邏輯和電路,簡稱或門。此電路有兩個以上輸入端,乙個輸出端。只要有乙個或幾個輸入端是 「1」,或門的輸出即為 「1」。

而只有所有輸入端為 「0」時,輸出才為 「0」

非門是實現邏輯代數非的功能,即輸出始終和輸入保持相反。當輸入端為高電平(邏輯「1」)時,輸出端為低電平(邏輯「0」);反之,當輸入端為低電平(邏輯「0」)時,輸出端則為高電平(邏輯「1」)

與非門是與門和非門的結合,先進行與運算,再進行非運算。與非運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。如1和1(兩端都有訊號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。

與非門的結果就是對兩個輸入訊號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與後非。

拓展資料:

非門是基本的邏輯門,因此在ttl和cmos積體電路中都是可以使用的。標準的積體電路有74x04和cd4049。74x04ttl晶元有14個引腳,4049cmos晶元有16個引腳,兩種晶元都各有2個引腳用於電源供電/基準電壓,12個引腳用於6個反相器的輸入和輸出(4049有2個引腳懸空)。

cmos電路中的邏輯門有非門、與門、與非門、或非門、或門、異或門、異或非門,施密特觸發門、緩衝器、驅動器等

與非門則是當輸入端中有1個或1個以上是低電平時,輸出為高電平;只有所有輸入是高電平時,輸出才是低電平

與非門晶元:74ls系列:74ls00、74ls20,cmos系列:cd4011

或門可以通過不同的方法實現,包括二極體實現、開關實現、cmos邏輯實現等,通過將多個或門級聯也可以實現多輸入的或門。

11樓:憶安顏

或門:有1出1,全0出0

非門:0出1,1出0

與非門:有0出1,全1出0

擴充套件資料

閘電路,是指用以實現基本邏輯運算和復合邏輯運算的單元電路,常用的閘電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。

從邏輯關係看,閘電路的輸入端或輸出端只有兩種狀態,無訊號以「0」表示,有訊號以「1」表示。也可以這樣規定:低電平為「0」,高電平為「1」,稱為正邏輯。

反之,如果規定高電平為「0」,低電平為「1」稱為負邏輯,然而,高與低是相對的,所以在實際電路中要先說明採用什麼邏輯,才有實際意義,例如,負與門對「1」來說,具有「與」的關係,但對「0」來說,卻有「或」的關係,即負與門也就是正或門;

同理,負或門對「1」來說,具有「或」的關係,但對「0」來說具有「與」的關係,即負或門也就是正與門。

12樓:龍

在常用的數字邏輯電路中,一般只有兩種狀態低電平(例如用0表示)和高電平(例如用1表示)。

與門:當乙個輸入端為0時,輸出就是0。只有所有的輸入端是1時,輸出才是1。

或門:當乙個輸入端為1時,輸出就是1。只有所有的輸入端是0時,輸出才是0。

非門:它的作用是使輸入訊號反向。例如輸入0,那麼輸出就是1,輸入1,輸出就是0。

與非門:當輸入端全是「1」時,輸出為「0」。 只要輸入有乙個是「0」,輸出就為「1」。

或非門:當任一輸入端(或多端)為高電平(邏輯「1」)時,輸出就是低電平(邏輯「0」);只有當所有輸入端都是低電平(邏輯「0」)時,輸出才是高電平(邏輯「1」)。輸入相同訊號(全1或全0),則輸出0;輸入不同訊號,則輸出1。

13樓:匿名使用者

與門 :一般來說是兩個

或者兩個以上輸入端,乙個輸出端。只要輸入有0那麼輸出就是0,只有所有的輸入端是1時,輸出才是1。

或門:一般來說是兩個或者兩個以上輸入端,乙個輸出端。只要輸入有一那麼輸出就是一,只有所有的輸入端是0時,輸出才是0。

非門:是乙個輸入端,乙個輸出端,它的作用是使輸入訊號反向。例如輸入0,那麼輸出就是1,輸入1,輸出就是0。

拓展資料:

在邏輯問題中,與門 ---> 如果決定某一事件發生的多個條件必須同時具備事件才能發生,則稱這種因果關係為與邏輯。

或門 --> 如果決定某一事件發生的多個條件中,只要有乙個或乙個以上條件成立,事件便可發生,則稱這種因果關係為或邏輯。

非門 --> 如果某一事件的發生取決於條件的否定,即事件與事件發生的條件之間構成矛盾,則這種因果關係稱為非邏輯。

14樓:匿名使用者

「或」門,又稱「或」電路。如果幾個條件中,只要有乙個條件得到滿足,某事件就會發生,這種關係叫做「或」邏輯關係。具有「或」邏輯關係的電路叫做「或」門。

有幾個輸入端,只有乙個輸出端。只要輸入中有乙個為「1」電平時,輸出就為「1」電平,只有當所有的輸入全為「0」電平時,輸出才為「0」電平。

邏輯或也稱為邏輯加。或門表示式為∶f=a+b非門又稱反相器,是邏輯電路的重要基本單元,非門有輸入和輸出兩個端,電路符號見附圖,其輸出端的圓圈代表反相的意思,當其輸入端為高電平時輸出端為低電平,當其輸入端為低電平時輸出端為高電平。也就是說,輸入端和輸出端的電平狀態總是反相的。

a=(a')'

與非門是與門和非門的疊加,有兩個輸入和乙個輸出,先進行與運算,再進行非運算。與運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。如1和1(兩端都有訊號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。

與非門的結果就是對兩個輸入訊號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與後非。

與非門真值表:有0出1,全1出0

已知f x 為偶函式,當x 0時,f x m x 1m 0 ,若函式y f恰有零點,則m的取值範圍為

向香 b 1,3 因為f x 為偶函式,關於y軸對稱。當x 0時,在2 x 0時,f x mx m,當x 2時,f x mx 3m.則f x m.因為y f f x 恰有4個零點,則f x 3.1m 3.最簡單辦法就是代特殊值。 由題意 方程f f x 0在x in r上有4個不同的根。即 m f ...

當x 0時,1 cos2x與什麼為等價無窮小

lim x 0 1 cos2x 0 sinx ln 1 at dt lim x 0 2x 0 sinx ln 1 at dt lim x 0 4x ln 1 asinx cosx lim x 0 4x asinx 4 a 1所以 a 4用極限思想解決問題的一般步驟可概括為 對於被考察的未知量,先設法...

定積分第一題,當x為0時被積函式沒意義,怎麼會有面積,怎麼這道題能積

笑年 1 2 x 2 1 x 4 dx 1 2 x 2dx 1 2 dx x 4 x 3 3 1 2 1 3x 3 1 2 1 3 2 3 1 3 1 3 1 2 3 1 1 3 1 3 8 1 1 3 1 8 1 3 1 3 9 8 3 3 8 21 8 你自己已經指出了核心問題,這樣的定積分能積...