微控制器高阻態問題,關於微控制器i o口的高阻態問題

時間 2021-10-15 05:35:41

1樓:五寒夢

呵呵,這個問題真的有點意思啊,還真沒碰到過能輸出高阻的微控制器呢,呵呵。

估計樓主是搞錯意思,gps的高頻訊號是會對系統造成干擾的“天線”或者“布板的走線”“地線”等等;這邊設定成高阻的意思估計是:原來是“輸出的io口”,在輸出完畢後為了保證這個io不產生多餘的“高頻干擾”,將它再設定成“輸入”並選中內部上拉選項吧。

只是猜猜,“高阻”是類比電路的概念,用微控制器輸出的功能從來沒接觸過,也沒有實際意義吧,一家之談,見笑見笑。

2樓:匿名使用者

高阻有必要量化嗎????

程式設計控制的時候本來就是邏輯電平,你自己知道電路的狀態,根據狀態,自己把握程式設計的正確與否

你要個高阻來幹什麼?

3樓:

非要表示的話,高阻用x表示。

但是一般普通的微控制器的io沒有高阻這樣一個狀態吧,就算是用程式設計的話也不可能實現啊。

4樓:困中求生

51的io沒有高阻態這麼一說,如樓上要嘛換晶片,要嘛加ic

5樓:匿名使用者

用個74系列的三態緩衝器或驅動器試試看。

6樓:銀翼迷俠

具體看什麼微控制器,有些微控制器不能置高阻

關於微控制器i/o口的高阻態問題?

7樓:匿名使用者

輸出沒有高阻態,輸入有,輸出是推輓、上拉,不要搞錯了

8樓:山海茫茫青雲起

高阻態意味著從外部看,電阻很大,近於懸空

微控制器的io口有“0”、“1”兩種輸出狀態,還有一種是“高阻”狀態,高阻是想當於大電阻嗎? 10

9樓:zgr_我要**

高阻態是一個數位電路里常見的術語,指的是電路的一種輸出狀態,既不是高電平也不是低電平,如果高阻態再輸入下一級電路的話,對下級電路無任何影響,和沒接一樣,如果用萬用表測的話有可能是高電平也有可能是低電平,隨它後面接的東西定。

高阻態的實質:

電路分析時高阻態可做開路理解。你可以把它看作輸出(輸入)電阻非常大。他的極限可以認為懸空。

也就是說理論上高阻態不是懸空,它是對地或對電源電阻極大的狀態。而實際應用上與引腳的懸空幾乎是一樣的。

高阻態的意義:

當閘電路的輸出上拉管導通而下拉管截止時,輸出為高電平;反之就是低電平;如上拉管和下拉管都截止時,輸出端就相當於浮空(沒有電流流動),其電平隨外部電平高低而定,即該閘電路放棄對輸出端電路的控制 。

10樓:

高電平還是低電平不一定。你可以認為是大電阻 大到接近斷路。電平受外部電路影響。你可以查查微控制器引腳是怎麼輸出高低電平 和怎麼設定成輸入的 電路。

單片中的io口定義為高阻態,如果將其懸空,會給微控制器帶來什麼影響

11樓:匿名使用者

應當來沒有什麼不良影自響,不過如果程bai序讀此io口的電平狀態,du可能zhi是0也可能是1,不能確定,dao高阻時,外面拉高就是高電平,外面拉低就是低電平,而輸出1或0引腳外面的電平不變化,也就是輸出無效,懸空時io口內部電壓是多少不清楚,可能是中間不穩定狀態的,哦,我只是猜的,事實如何你得做實驗去驗證,高阻的保證不會被燒掉就是了

誰能給我講解一下微控制器io口工作在高阻態時怎麼定義

12樓:

要看你用什麼微控制器了,一般微控制器i/o可配置成輸入輸出兩種方式,也有推輓輸出等,配置相關暫存器可設定i/o的工作方式。高祖態是三態門的一種狀態,在高祖態的狀態下,i/o的輸出電阻極大,可視為開路。

微控制器引腳如何實現高阻輸入,微控制器IO口設定為高阻輸入時能讀埠值嗎

amd百夫長 一 通過加驅動器實現了。二 如果是傳統的51微控制器 例如at89s52 p0口可以實現高阻。p0口內部和p1 p3口的內部結構不同,它的內部上拉fet只有在它作為外部儲存器匯流排的時候才能開啟,如果做普通io口,那麼讓p0口輸出1,外部又沒有接上拉電阻的話,那麼p0口就是高阻 懸空 ...

關於微控制器TMOD問題,問個微控制器問題 TMOD 0x21 設定定時器1為工作方式2 求教這句話什麼意思

生活如歌 1 t1方式0 tmod 0x00.t1方式1 tmod 0x10因為t1t0都在tmod裡設定,高四位t1低四位t0 2 p3.4是t0計數器輸入引腳,此時只要設定tmod中的d2位即可 c t位 即tmod 0x04,啟動計數後就可以計數了,此時一般計數初值為0 3 查詢方式時要不停地...

關於微控制器IO口電平轉換

做試驗啊,這個沒別的更好的辦法。入pinx的值會隨外部電路輸入高低電平變化而變化,因為它此時屬於輸入狀態,能讀入引腳電平 而所謂的高阻態只是相對於輸出來說的,輸出進入高阻態,並不影響輸入,即pinx的讀入。一次我搭了一個鍵盤電路,沒有使用上拉電阻,且ddrx portx分別配置為0 0,發現pinx...