觸發器的工作原理是什麼

時間 2021-10-14 20:20:51

1樓:會飛的小兔子

輸入電壓的負向遞減和正向遞增兩種不同變化方向有不同的閾值電壓,使得它具有較強的抗干擾能力。

施密特觸發器的原理類似於帶有延時的比較器。其比較的物件是輸入電平和二分之一的電源電壓。它和其他的比較器原理相同,帶有一個比較死區以避免受到輸入訊號中的噪聲的干擾。

可以使用電晶體或是製作一個施密特觸發器,使用類似74hc14的積體電路,這樣的一個整合塊裡整合了6個施密特觸發器。

其電路中並不包含反饋的迴路,因此當在門限電平附近受到干擾的時候,放大器的輸出有可能會來回擺動。而施密特觸發器的電路構成中,有一個反饋迴路形成正反饋,在輸入達到門限電平的時候正反饋所帶來的延遲特性將會生效,並使得輸出的波形變得完美。

擴充套件資料

作用1、觸發器可以強制用比check約束定義的約束更為複雜的約束。

2、觸發器發生錯誤時,異動的結果會被撤銷。

3、一個表中的多個同類觸發器允許採取多個不同的對策以響應同一個修改語句。

2樓:泰和數控

jk觸發器是數位電路觸發器中的一種電路單元。

jk觸發器具有置0、置1、保持和翻轉功能,在各類整合觸發器中,jk觸發器的功能最為齊全。在實際應用中,它不僅有很強的通用性,而且能靈活地轉換其他型別的觸發器。由jk觸發器可以構成d觸發器和t觸發器。

1.cp=0時,觸發器處於一個穩態。cp為0時,g3、g4被封鎖,不論j、k為何種狀態,q3、q4均為1,另一方面,g12、g22也被cp封鎖,因而由與或非門組成的觸發器處於一個穩定狀態,使輸出q、q狀態不變。

2.cp由0變1時,觸發器不翻轉,為接收輸入訊號作準備。

jk觸發器電路圖:

設觸發器原狀態為q=0,q=1。當cp由0變1時,有兩個訊號通道影響觸發器的輸出狀態,一個是g12和g22開啟,直接影響觸發器的輸出,另一個是g4和g3開啟,再經g13和g23影響觸發器的狀態。前一個通道只經一級與門,而後一個通道則要經一級與非門和一級與門,顯然cp的跳變經前者影響輸出比經後者要快得多。

在cp由0變1時,g22的輸出首先由0變1,這時無論g23為何種狀態(即無論j、k為何狀態),都使q仍為0。由於q同時連線g12和g13的輸入端,因此它們的輸出均為0,使g11的輸出q=1,觸發器的狀態不變。cp由0變1後,開啟g3和g4,為接收輸入訊號j、k作好準備。

3.cp 由1變0時觸發器翻轉   設輸入訊號j=1、k=0,則q3=0、q4=1,g13和g23的輸出均為0。當cp 下降沿到來時,g22的輸出由1變0,則有q=1,使g13輸出為1,q=0,觸發器翻轉。

雖然cp變0後,g3、g4、g12和g22封鎖,q3=q4=1,但由於與非門的延遲時間比與門長(在製造工藝上予以保證),因此q3和q4這一新狀態的穩定是在觸發器翻轉之後。由此可知,該觸發器在cp下降沿觸發翻轉,cp一旦到0電平,則將觸發器封鎖,處於(1)所分析的情況。

總之,該觸發器在cp下降沿前接受資訊,在下降沿觸發翻轉,在下降沿後觸發器被封鎖。

3樓:匿名使用者

基本rs觸發器原理

1 基本rs觸發器的工作原理

基本rs觸發器的電路如圖1(a)所示。它是由兩個與非門,按正反饋方式閉合而成,也可以用兩個或非門按正反饋方式閉合而成。圖(b)是基本rs觸發器邏輯符號。

基本rs觸發器也稱為閂鎖(latch)觸發器。

(a) (b)

圖1 基本rs觸發器電路圖和邏輯符號

定義a門的一個輸入端為rd 端,低電平有效,稱為直接置“0”端,或直接復位端(reset),此時 sd 端應為高電平;b門的一個輸入端為 sd 端,稱為直接置“1”端,或直接置位端(set),此時 rd 端應為高電平。我們定義一個與非門的輸出端為基本rs觸發器的輸出端q ,圖中為b門的輸出端。另一個與非門的輸出端為 q 端,這兩個端頭的狀態應該相反。

因基本rs觸發器的電路是對稱的,定義a門的輸出端為q端, 還是定義b門的輸出端為q端都是可以的。一旦q端確定, rd和 sd 端就隨之確定,再不能任意更改。

2 兩個穩態

這種電路結構,可以形成兩個穩態,即

q =1,q=0,q=0,q =1

當 q=1時,q=1和 rd =1決定了a門的輸出,即q=0 , q=0反饋回來又保證了q=1 ;當 q=0時,q=1,q=1和 sd =1決定了b門的輸出,即 q=0,q=0又保證了q =1 。

在沒有加入觸發訊號之前,即 rd和sd 端都是高電平,電路的狀態不會改變。

3 觸發翻轉

電路要改變狀態必須加入觸發訊號,因是與非門構成的基本rs觸發器,所以,觸發訊號是低電平有效。若是由或非門構成的基本rs觸發器,觸發訊號是高電平有效。

rd和sd 是一次訊號,只能一個一個的加,即它們不能同時為低電平。

在 rd 端加低電平觸發訊號,rd =0,於是q =1 , q =1和sd =1決定了q=0 ,觸發器置“0”。 rd 是置“0”的觸發器訊號。

q=0以後,反饋回來就可以替代rd =0的作用, rd=0就可以撤消了。所以, rd 不需要長時間保留,是一個觸發器訊號。

在sd 端加低電平觸發訊號,sd =0,於是q =1 , q =1和 rd =1決定了q=0 ,觸發器置“1”。但q=0 反饋回來, sd =0才可以撤消, sd是置“1”的觸發器訊號。

如果是由或非門構成的基本rs觸發器,觸發訊號是高電平有效。此時直接置“0”端用符號rd;直接置“1”端用符號sd。

4 真值表和特徵方程

以上過程,可以用真值表來描述,見上表。表中的qn和 qn表示觸發器的現在狀態,簡稱現態;qn+1和qn+1表示觸發器在觸發脈衝作用後輸出端的新狀態,簡稱次態。對於新狀態qn+1而言,qn也稱為原狀態。

上表真值表 表中qn=qn+1表示新狀態等於原狀態,即觸發器沒有翻轉,觸發器的狀態保持不變。必須注意的是,一般書上列出的基本rs觸發器的真值表中,當 rd =0、 sd =0時,q的狀態為任意態。這是指當 rd 、sd 同時撤消時,q端狀態不定。

若當 rd =0、sd =0時,q =1,狀態都為“1”,是確定的。但這一狀態違背了觸發器q端和 q端狀態必須相反的規定,是不正常的工作狀態。若rd 、sd不同時撤消時,q端狀態是確定的,但若rd 、sd同時撤消時,q端狀態是不確定的。

由於與非門響應有延遲,且兩個門延遲時間不同,這時哪個門先動做了,觸發器就保持該狀態,這一點一定不要誤解。但具體可見例1 。

把上表所列邏輯關係寫成邏輯函式式,則得到

利用約束條件將上式化簡,於是得到特徵方程

觸發器的工作原理是什麼?

4樓:小貝貝老師

觸發器的工作原理最簡的說法,那就是一個開關,類似於電機裡面的電刷形式,只是沒有真的接觸到一塊。原現很簡單:能過切割磁場使觸頭內的感應級圈產生一個電子脈衝,磁電機飛輪上面有一塊凸起的,就是為了產生與其它圈不同的脈衝訊號,通知準備,點火。

一、主從jk觸發器工作原理:

1.主從jk觸發器的邏輯圖、邏輯符號圖和國標符號圖如下所示,在圖中,j端和k端為訊號輸入端,cp為時鐘脈衝端(邏輯符號圖中cp一端標有小圓圈,表示脈衝下降沿有效)。

2.主從jk觸發器徹底解決了rs觸發器的約束問題,二者之間的不同之處在於:把s改為j,r改為k,同時又把q引回到h門的輸入端,把 引回到g門的輸入端。

這樣就避免了在輸入端出現全是1的不確定情況,從而解決了約束的問題。

二、邊沿jk觸發器工作原理:

1.邊沿jk觸發器在cp為0時處於一種穩態。此時,g3、g4被封鎖,不論j、k為何種狀態,q3、q4均為1,且g1、g2也被cp封鎖,因此該觸發器輸出的q、 狀態始終保持不變,處於一種穩定狀態。

2.邊沿jk觸發器在cp由0變為1時,並不發生翻轉,僅為接收輸入訊號做準備。

3.邊沿jk觸發器在cp由1變為0時發生翻轉,假設輸入訊號j=1、k=0,則q3=0、q4=1,g13和g23的輸出均為0。當cp 下降沿到來時,g22的輸出由1變0,則有q=1,使g13輸出為1,q=0,觸發器翻轉。

把jk觸發器中j和k連在一起的觸發器叫什麼觸發器

艮巽 剛剛看到這個內容,在 數位電子技術 關於觸發器的一節中講到了,j和k的 是發明積體電路的jack kilby,是為了紀念這個人的。所以實際上j和k沒有特殊含義 1 接來收輸入訊號的過程。源 c 1時,主觸發器被開啟,可bai以接收輸du入訊號j k,其輸出狀態zhi由輸入訊號的狀態決定。dao...

計數器的模是什麼?和構成計數器的觸發器有什麼關係呢?和輸入脈衝個數有關係嗎

禾木由 計數器的模是指構成計數器的觸發器的個數,和輸入的脈衝數沒有關係。計數器是由基本的計數單元和一些控制門所組成,計數單元則由一系列具有儲存資訊功能的各類觸發器構成,這些觸發器有rs觸發器 t觸發器 d觸發器及jk觸發器等。 模就是計數器輸出的狀態數目,一定數目的觸發器所對應的模是一定的,如三個的...

為什麼觸發器可以組成時序邏輯電路

這個問題應該怎麼說呢,通俗的來講觸發器也是由 邏輯門 和導線組成的,其實觸發器完完全全可以看成是乙個組合邏輯電路,只不過邏輯電路的輸入訊號變成了激勵,比如說j k觸發器的jk端。當jk出現不同組合的時候這個邏輯電路就會輸出不同的邏輯值,只要jk激勵不再發生變化那麼這個邏輯電路的輸出也是不會變的,而這...